laporan akhir 1



 

1.jurnal (kembali)
2.alat dan bahan (kembali) 
2.1 Alat
a.. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


2.2 Bahan (proteus) [kembali]

a. IC 74LS112 (J-K Flip-Flop)


b. CD4013B (D Flip-Flop)




c. Gerbang AND (IC 7048)

d. Gerbang OR (IC 7432)






e. Power DC

Gambar 6. Power DC

f. Switch (SW-SPDT)

Gambar 7. Switch


g. Logicprobe atau LED
Gambar 8. Logic Probe
3.rangkaian simulasi (kembali)






4.prinsip kerja rangkaian (kembali)

 pada percobaan ini ,untuk merangkai shift register dengan kapasitas 4 bit ,kami memakai 4 buah jk flip flop,7 buah saklar sw spdt ,dan 1 buah gerbang AND dan imverter.
pada rangkaian akan melakukan 4 proses tipe register yaitu SISO,SIPO,PISO,dan PIPO, yang dilakukan dengan mengkombinasikan input saklar  pada rangkaian  sesuai dengan proses resgister diatas.Jika untuk mendapatkan SISO maka B3-B6 dibuat berlogika 0 dan B0,B2 dibuat berlogika 1 dan B1 dibuat dont care untuk memasukan input data.Lalu untuk mendapatkan SIPO maka B3-B6 dibuat berlogika 0 dan B0=1,B2=↓ (saat rangkaian mengeluarkan semua input ),B1 dibaut dont care untuk memasukan input .Untuk mendapatkan PISO maka B3-B6 dibuat dont care untuk input .B1=0,B0,B2=1.Dan terakhir PIPO untuk mendapatkannya maka B3-B6 dibuat dont care untuk input .B0=1,B1,B2=0.

5.video rangkain (kembali)


6.analisa  (kembali)
 1.analisa output yang dihasilkan tiap tiap kondisi ?
kondisi 1 : B3-B6 =0,B0&B2 =1,B1=X
    pada kondisi ini ,B1 berfungsi sebagai memasukan input ,input diberikan secara serial ,inputannya yaitu 1101,lalu output yang ditampilkan satu persatu dari kanan atau serial out ,maka kondisi 1 merupakan SISO .
kondisi 2 :B3-B6=0,B1=X,B0=1,B2=↓
    Pada kondisi ini,input dimasukan secara serial menggunakan saklar B1,yaitu 1101.Setelah semua input masuk ,B2 di off kan ,sehingga output keluar secara serentak.maka kondisi ini merupakan SIPO
kondisi 3 : B3-B6 =X,B1 =0,B1=0,B0&B2=1 
   pada kondisi ini ,input diberikan serentak menggunakan B3-B6 yaitu 1101 .output yang dikeluarkan secara serial /satu persatu ,maka kondisi ini merupakan PISO 
Kondisi 4 :B3-B6 =X,B1 =0,B1=1,B0&B2=10
   pada kondisi ini ,input diberikan secara serentak menggunakan menggunakan B3-B6 (1101),lalu output yang dikeluarkan juga serentak maka kondisi ini merupakan PIPO

2.analisa jika gerbang AND pada rangkain dohapus,sumber clock dihubungkan langsung ke flip flop,bandingkan output yang didapatkan ?
   saat SISO output yang didapat tidak berpengaruh namun saat menggunakan paralel gerbang and dibutuhkan untuk mengeluarkan output serentak .
7.link download (kembali)

 html

video

ic 74111

inverter

gerbang AND 


Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI MATAKULIAH ELEKTRONIKA 2021  OLEH: Puad salim 2010951023 Dosen Pengampu: Dr.Darwison,M.T Jurusan Teknik Elektro Fakultas ...