1.Kondisi (kembali)
Kondisi 1: Percobaan 1 kondisi 7
Buatlah sebuah rangkaian lengkap yang memuat 2 gerbang NAND dengan 3
input dan 4 input, kemudian gerbang OR dengan 3 dan 4 input,kemudian 1
gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian
keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input
awal berupa 4 saklar SPDT
2.Rangkaian Simulasi (kembali)
Gambar rangkaian percobaan 1 kondisi 7
3.Video Simulasi (kembali)
Percobaan 1 kondisi 7
4.Prinsip Kerja (kembali)
- Prinsip kerja percobaan 1 kondisi 7
rangkaiaan memuat 2 gerbang NAND dengan 3
input dan 4 input, kemudian gerbang OR dengan 3 dan 4 input,kemudian 1
gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian
keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input
awal berupa 4 saklar SPDT
prinsip kerja nya yaitu ketika rangkaian dijalankan maka adanya arus mengalir ke semua saklar sehingga pada semua saklar berlogika 1 lalu saklar SW3 mengalir ke kaki input 1 U1 (gerbang logika NAND 3 input ) dan kaki input 1 U2 (gerbang logika NAND 4 input) ,saklar SW 1 mengalir ke kaki input 2 U1 dan ke kaki input 2 U2 ,saklar SW 2 mengalir ke kaki input 3 U1 dan U2 ,sedangkan saklar SW 4 ke kaki input 4 U4.Oleh karena itu,pada U1 ketiga kaki input berlogika 1 ,dengan menggunakan prinsip gerbang logika NAND yang mana AND yang digabung dengan NOT dimana prinsip gerbang logika AND itu adalah perkalian ,yaitu apabila 1 dikali 1 sama dengan 1 ,lalu di NOT (kebalikan dari input ) sehingga output U1 yaitu 1:1:1 menghasil kan logika 0 ,pada U2 juga sama sehingga outputnya yaitu 1:1:1:1 menghasilkan logika 0.
output dari U1 tadi masuk ke kaki input 1 dan 2 dari U4 (gerbang logika OR 4 input ) lalu ouput U1 juga masuk ke kaki input 1 dan 2 dari U3 (gerbang logika OR 3 input ),sedangkan output dari U2 masuk ke kaki input 3 dan 4 U4 lalu output U2 juga masuk ke kaki 3 dari U3.Sehingga kaki input pada U3 dan U4 berlogika 0 , karena menggunakan prinsip dari gerbang logika OR ,yaitu menggunakaj prinsip penjumlahan dimana apabila 0 + 0 akan menghasilkan logika 0 ,sehingga output dari U3 0:0:0 akan menghasilkan logika 0 dan output dari U4 juga sama yaitu 0 karena menggunakan prinsip gerbang logika OR.
lalu,Output dari U4 masuk ke kaki input 1 U5 dan output U3 masuk ke kaki 2 dari U5 dan U6,sehingga pada U5 memiliki input 0:0 ,pada U5 menggunakan prinsip gerbang logika XOR yang menggunakan prinsip ganjil-genap dimana kalau ganjil berlogika 1 dan genap berlogika 0 ,karena pada bilangan binner 0:0 adalah genap maka output U5 berlogika 0
Lalu ,ouutput U5 masuk ke kaki 1 U6 dan untuk kaki input 2 didapat dari output U3 sehingga U6 memiliki input 0:0 ,pada U6 menggunakan prinsip gerbang logika XNOR dimana menggunakan prinsip ganjil-genap yang di NOT kan ,pada prinsip ini jika bernilai genap maka output berlogika 1 ,sehingga output dari U6 berlogika 1.
5.Link Download (kembali)
HTML klik disini
Rangkaian simulasi percobaan 1 kondisi 7 klik disini
video simulasi percobaan 1 kondisi 7 klik disini
datasheet or_3 klik disini
datasheet ic 4023 klik disini
datasheet ic 4072 klik disini
datasheet ic 4077 klik disini
datasheet ic 4012 klik disini
datasheet xor klik disini
Tidak ada komentar:
Posting Komentar